

### KIT-Fakultät für Informatik

Prof. Dr. Mehdi Tahoori, Prof. Dr. Wolfgang Karl

# Musterlösungen zur Klausur

Digitaltechnik und Entwurfsverfahren (TI-1)

und

Rechnerorganisation (TI-2)

am 15. August 2022, 08:00 - 10:00 Uhr

| Name: | Vorname: | Matrikelnummer: |
|-------|----------|-----------------|
| Bond  | James    | 007             |

| Digitaltechnik und Ent | wurfsverfahren (TI- | -1)                                    |
|------------------------|---------------------|----------------------------------------|
| Aufgabe 1              |                     | 10 von 10 Punkten                      |
| Aufgabe 2              |                     | 9 von 9 Punkten                        |
| Aufgabe 3              |                     | 7 von 7 Punkten                        |
| Aufgabe 4              |                     | 9 von 9 Punkten                        |
| Aufgabe 5              |                     | 10 von 10 Punkten                      |
| Rechnerorganisation (  | ΓI-2)               | 19 von 19 Punkton                      |
| Aufgabe 6 Aufgabe 7    |                     | 12 von 12 Punkten<br>12 von 12 Punkten |
| Aufgabe 8              |                     | 12 von 12 Punkten                      |
| Aufgabe 9              |                     | 5 von 5 Punkten                        |
| Aufgabe 10             |                     | 4 von 4 Punkten                        |
|                        |                     |                                        |
| Gesamtpunktzahl:       |                     | 90 von 90 Punkten                      |
|                        |                     |                                        |
|                        | Note:               | 1.0                                    |

# Aufgabe 1 Schaltfunktionen

(10 Punkte)

1. DMF von f:

Aus dem Schaltnetz ablesen:

$$((a \overline{\wedge} b) \overline{\wedge} c) \overline{\wedge} ((a \overline{\wedge} b) \overline{\wedge} c)$$

$$= \overline{ab} c \overline{\wedge} \overline{ab} c$$

$$= \overline{ab} c$$

$$= \overline{ab} c$$

$$= (\overline{a} \vee \overline{b})c$$

$$= \overline{ac} \vee \overline{b}c$$

2. • KV-Diagramm von f(c, b, a):

c

| f(c,b,a) |   | - ( | a | 1 |
|----------|---|-----|---|---|
|          | 0 | 0   | 1 | 1 |
| b igg[   | 0 | 0   | 0 | 1 |

• DNF von f(c, b, a):

$$f(c,b,a) = c \ \overline{b} \ a \ \lor \ c \ \overline{b} \ \overline{a} \ \lor \ c \ b \ \overline{a}$$

3 P.

1 P.

### 3. Kern-Primimplikante: C

Reduzierte Tabelle: (Gestrichene Spalten: a, d)

|                | b | c | e |
|----------------|---|---|---|
| $\overline{A}$ | × | X |   |
| B              |   | × | × |
| D              |   |   | × |
| E              | × | × | × |

#### 4. Dominierte Minterme: b

Reduzierte Tabelle: (Gestrichene Spalte: c)

|   | b | e | Kosten        |
|---|---|---|---------------|
| A | × |   | $\frac{1}{3}$ |
| B |   | × | $\frac{1}{3}$ |
| D |   | × | 1             |
| E | × | × | $\frac{1}{3}$ |

#### 5. Dominierende Primimplikate: E

Reduzierte Tabelle: (Gestrichene Zeilen: A, B und D)

$$\begin{array}{c|cccc} & b & e \\ \hline E & \times & \times \\ \end{array}$$

### 6. Minimalform der Funktion z: $z = C \vee E$

1 P.

1 P.

2 P.

# Aufgabe 2 Schaltnetze und CMOS-Technologie (9 Punkte)

1. Eigenschaften Transmission-Gate:

- 2 P.
- Die beiden Steuereingänge des Transmission-Gates müssen intern negiert und nicht negiert vorhanden sein (komplementär).
- Ideale Übertragung von "High" und "Low" Signalen
- 2. CMOS-Schaltbild des Transmission-Gates:

2 P.



Abbildung 1: CMOS-Schaltbild Transmission-Gate

3. g(d, c, b, a):

4 P.

Das gegebene Schaubild ist kein gültiges CMOS. Somit kann keine Schaltfunktion angegeben werden.

(Bei d = 0 und c = 1 wird  $V_{dd}$  zu Ground durchgeschaltet)

4. Zweistufige disjunktive Form von g(d, c, b, a): Siehe oben.

1 P.

2 P.

4 P.

### Aufgabe 3 Laufzeiteffekte

(7 Punkte)

1. Verlauf von y: (Nicht gefordert - nur das Schaubild ist gefordert)

$$y = \text{NAND}_{3}((c \overline{\wedge} b), (b \overline{\wedge} a), (a \vee b))$$
$$= \overline{(c \overline{\wedge} b) \wedge (b \overline{\wedge} a) \wedge (a \vee b)}$$
$$= cb \vee ba \vee \overline{ab}$$



2. Keiner der Übergänge ist mit einem Funktionshasard behaftet. Begründung: Bei allen Übergängen wechselt nur eine Variable. Diese Übergänge sind stets funktionshasardfrei.

Ja, es kann kurzzeitig ein falscher Wert am Ausgang entstehen. Begründung: Bei den Übergängen, bei denen a oder b wechseln, können Strukturhasards auftreten, die Hasardfehler verursachen.

3. Ein Schaltnetz, welches die Disjunktion aller Primimplikanten bzw. die Konjunktion aller Primimplikate realisiert, hat dieselbe logische Funktion und weist bei den betrachteten Übergängen keine Hasards auf. Begründung: Satz von Eichelberger.



Konjunktion aller Primimplikate:  $y = (b \vee \overline{a}) \wedge (c \vee \overline{b} \vee a)$ 



oder Disjunktion aller Primimplikanten  $y=cb\vee ba\vee \overline{b}\overline{a}\vee c\overline{a}$ 



# Aufgabe 4 Schaltwerke

(9 Punkte)

1. Unterschied Schaltnetz und Schaltwerk: Bei Schaltnetzen hängt die Ausgabe lediglich von den Eingangsvariablen ab. Bei Schaltwerken ist Ausgabe abhängig von den Eingansvariablen und dem aktuellen Zustand des Schaltwerkes.

1 P.

2. 8 P.

| Schaltwerk                                                        | 1 | 2 | 3 | 4 |
|-------------------------------------------------------------------|---|---|---|---|
| zählt vorwärts                                                    | × |   |   | × |
| zählt rückwärts                                                   |   | × |   |   |
| ist synchron                                                      |   | × | × | × |
| kann bei $jedem$ Zählerstand mit Hilfe von $x$ angehalten werden. | × | × |   |   |

## Aufgabe 5 Rechnerarithmetik & Verschiedenes (10 Punkte)

1. Unterteilung von *Bfloat16*:

1 P.



2.  $2, 125_{10}$  in *Bfloat16*:

2 P.

$$\begin{array}{c} 2,125_{10} \Rightarrow Sign = 0 \\ 2,125 = 1,0001_2 \cdot 2^1 \Rightarrow Man = 0001000 \\ Exp = 1 \Rightarrow Char = Exp + 127_{10} = 128_{10} = 1000\ 0000_2 \end{array}$$

| 15 | 14      | 7 | 6    | 0   |
|----|---------|---|------|-----|
| 0  | 1000000 | 0 | 0001 | 000 |

3. Größte positive Zahl Bfloat16:

1 P.

| 15 | 14 7     | 6 0      | 1 |
|----|----------|----------|---|
| 0  | 11111110 | 1111 111 |   |

- 4. Anzahl Möglichkeiten der Null:
  - 2 Möglichkeiten

1 P.

5. Gründe für die Verwendung:

- 2 P.
- Konvertierung zwischen IEEE und Bfloat16 sehr einfach (Weglassen der Mantissen-Stellen)
- Gleicher Zahlenbereich, nur die Genauigkeit der Darstellung sinkt im Vergleich zu IEEE
- Reduzierter Speicherbedarf (die Genauigkeit ist in den Anwendungsfelder meist ausreichend)
- ...

6. Anzahl Prüfbits:

1 P.

Aufwand: 
$$2^k \ge m + k + 1$$
. Hier:  $m = 64 \Rightarrow k = 7$ 

7. Unterschied Carry-Ripple-Addierer und Carry-Lookahead-Addierer:

2. P.

Bei Carry Ripple-Addierern muss bei der Addition einer Stelle auf den Übertrag aus den vorhergehenden Stelle gewartet werden. Die Additionszeit ist proportional zur Anzahl der Stellen.

Bei Carry Lookahead-Addierern werden alle Überträge direkt aus den Eingangsvariablen berechnet.

### Aufgabe 6 RISC-V Assembler

(12 Punkte)

1. Anzahl Befehlsformate:

6

2. Kodierung von R-Typ und I-Typ:

R-Typ:

|    | funct7 |    |    | rs2 |    |    | rs1 |    | fun | ct3 |    | $\operatorname{rd}$ |   |   | opcode |   |
|----|--------|----|----|-----|----|----|-----|----|-----|-----|----|---------------------|---|---|--------|---|
| 31 |        | 25 | 24 |     | 20 | 19 |     | 15 | 14  | 12  | 11 |                     | 7 | 6 |        | 0 |

I-Typ:

|    | immediate |    |    | rs1 |    | fun | ct3 |    | $\operatorname{rd}$ |   |   | opcode |   |
|----|-----------|----|----|-----|----|-----|-----|----|---------------------|---|---|--------|---|
| 31 |           | 20 | 19 |     | 15 | 14  | 12  | 11 |                     | 7 | 6 |        | 0 |

3. Unterschied Ausnahme und Unterbrechung: Eine Ausnahme tritt synchron zum Programmablauf aus und steht im Zusammenhang mit bestimmten Befehlen. Zum Beispiel bei ungültigen Befehlen oder arithmetischen Fehlern.

Eine Unterbrechung tritt asynchron zum Programmablauf auf und steht somit nicht in direkter Abhängigkeit zu einem Befehl. Zum Beispiel bei der Kommunikation mit Ein- und Ausgabegeräten (Drücken einer Taste).

4. Ausführungsmodell:

Register-Register-Modell

5. Konvention der Register:

Die Register  $t\theta$ - $t\theta$  sollen laut Konvention für temporäre Variablen verwendet werden. Die Inhalte müssen vor einem Unterprogrammaufruf vom Programm gegebenenfalls gesichert werden.

Die Register s0-s11 sollen laut Konvention für langlebige Variablen verwendet werden. Die Inhalte müssen vom Unterprogramm selbst gespeichert werden und nach Beendigung des selbigen wieder hergestellt werden.

Auf Hardwareebene gibt es allerdings keinen Unterschied zwischen den Registern.

6. RISC-V Assembler:

3 P.

1 P.

2 P.

1 P.

2 P.

# Aufgabe 7 Pipelining

(12 Punkte)

1.

4 P.

• Echte Datenabhängigkeiten:

$$S1 \rightarrow S2(R1)$$
  $S2 \rightarrow S3(R4)$   
 $S3 \rightarrow S4(R1)$   $S2 \rightarrow S4(R4)$ 

• Gegenabhängigkeiten:

$$S1 \rightarrow S4(R3)$$
  $S2 \rightarrow S4(R3)$   
 $S2 \rightarrow S3(R1)$ 

• Ausgabeabhängigkeiten:

$$S1 \rightarrow S3(R1)$$

2. Zustand der Pipeline und Register:

| 4 |  |
|---|--|
|   |  |
|   |  |
|   |  |
|   |  |
|   |  |
|   |  |

3 P.

| Takt | IF/ID | OF | EX | WB | R1 | R2 | R3 | R4 |
|------|-------|----|----|----|----|----|----|----|
| 1    | S1    | -  | -  | -  | 4  | 7  | 3  | 5  |
| 2    | S2    | S1 | -  | -  | 4  | 7  | 3  | 5  |
| 3    | S3    | S2 | S1 | -  | 4  | 7  | 3  | 5  |
| 4    | S4    | S3 | S2 | S1 | 10 | 7  | 3  | 5  |
| 5    | -     | S4 | S3 | S2 | 10 | 7  | 3  | 1  |
| 6    | -     | -  | S4 | S3 | 35 | 7  | 3  | 1  |
| 7    | -     | -  | -  | S4 | 35 | 7  | 15 | 1  |

Anzahl der Takte: 7

3. Behebung der Pipelinekonflikte durch Einfügen von NOP-Befehlen:

4 P.

Anzahl der Takte: 13

S4: ADD R3, R1, R4

#### 4. Forwarding-Techniken:

Unter Forwarding versteht man das Bereitstellen von Ergebnissen von vorherigen Befehlen über einen Bypass bevor diese in ein Universalregister geschrieben worden sind.

# R3 = R1 + R4

# Aufgabe 8 Cache-Speicher

(12 Punkte)

1. Direkt-abgebildeter Cache mit 16 Speicherblöcken:

6 P.

| Adresse | Hilfsspalte (Binär) | Tag | Index | Offset | Hit/Miss |
|---------|---------------------|-----|-------|--------|----------|
| 0x03    | 0b0000 0011         | 0   | 3     | -      | Miss     |
| 0xb4    | 0b1011 0100         | b   | 4     | -      | Miss     |
| 0x2b    | 0ъ0010 1011         | 2   | b     | -      | Miss     |
| 0x02    | 0ъ0000 0010         | 0   | 2     | -      | Miss     |
| 0xbf    | 0b1011 1111         | b   | f     | -      | Miss     |
| 0x58    | 0b0101 1000         | 5   | 8     | -      | Miss     |
| 0xbe    | 0b1011 1110         | b   | e     | -      | Miss     |
| 0x0e    | 0ъ0000 1110         | 0   | e     | -      | Miss     |
| 0xb5    | 0b1011 0101         | b   | 5     | -      | Miss     |
| 0x2c    | 0ъ0010 1100         | 2   | С     | -      | Miss     |
| 0xba    | 0b1011 1010         | b   | a     |        | Miss     |
| 0xfd    | 0b1111 1101         | f   | d     | -      | Miss     |

2. Direkt-abgebildeter Cache mit 8 Speicherblöcken:

| Adresse | Hilfsspalte (Binär) | Tag | Index | Offset | Hit/Miss |
|---------|---------------------|-----|-------|--------|----------|
| 0x03    | 0b0000 0011         | 0   | 1     | 1      | Miss     |
| 0xb4    | 0b1011 0100         | b   | 2     | 0      | Miss     |
| 0x2b    | 0b0010 1011         | 2   | 5     | 1      | Miss     |
| 0x02    | 0ъ0000 0010         | 0   | 1     | 0      | Hit      |
| 0xbf    | 0b1011 1111         | b   | 7     | 1      | Miss     |
| 0x58    | 0b0101 1000         | 5   | 4     | 0      | Miss     |
| 0xbe    | 0b1011 1110         | b   | 7     | 0      | Hit      |
| 0x0e    | 0ъ0000 1110         | 0   | 7     | 0      | Miss     |
| 0xb5    | 0b1011 0101         | b   | 2     | 1      | Hit      |
| 0x2c    | 0b0010 1100         | 2   | 6     | 0      | Miss     |
| 0xba    | 0b1011 1010         | b   | 5     | 0      | Miss     |
| 0xfd    | 0b1111 1101         | f   | 6     | 1      | Miss     |

5 P.

# Aufgabe 9 Virtuelle Speicherverwaltung

(5 Punkte)

#### 1. Physikalische Adressen:

• 3088:

$$3088: 1024 = 3$$
  $R$   $16$   $3 \rightarrow 0$   $0 + 16 = \underline{16}$ 

• 1420:

$$1420:1024 = 1$$
 R 396  
 $1 \rightarrow 3$   
 $3 \cdot 1024 + 396 = 3468$ 

• 2555:

$$\begin{array}{c} 2555:1024=2 \quad R \quad 507 \\ 2 \rightarrow - \\ \rightarrow \ page \ fault \end{array}$$

• 1023:

$$1023:1024 = 0 \quad R \quad 1023$$
  
 $0 \to 1$   
 $1 \cdot 1024 + 1023 = \underline{2047}$ 

• 1024:

$$1024: 1024 = 1 \quad R \quad 0$$
  
 $1 \rightarrow 3$   
 $3 \cdot 1024 + 0 = \underline{3072}$ 

### Aufgabe 10 Verschiedenes

(4 Punkte)

#### 1. Entscheidende Nachteil:

1 P.

Dekodierung ist schwieriger. Dekodierschaltung komplizierter.

Befehlsbearbeitung in einer Pipeline ist wesentlich schwieriger, da die Adresse des nächsten Befehls erst nach dem Holen und Dekodieren des aktuellen Befehls berechnet werden kann.

#### 2. Vorteile eines DMA-Controllers:

1 P.

Die Speicherzugriffe für das Holen der Lade-, Speicher- und Schleifenbefehle entfallen, da die Datenübertragung hardwaremäßig ausgeführt wird  $\Rightarrow$  nur zwei (ggf. sogar nur ein) Speicherzugriff/Datum nötig.

Der Prozessor wird entlastet und kann während des direkten Speicherzugriffs des Controllers andere Aufgaben tun (sofern diese nicht den Systembus benötigen).

#### 3. Beschleunigung durch TLB:

1 P.

Eine Beschleunigung der Adressumsetzung durch den TLB wird erst beim zweiten Zugriff auf eine Seite und solange die entsprechenden Einträge aus dem Seitentabellen-Verzeichnis und der Seitentabelle aus dem TLB nicht verdrängt wurden erreicht.

#### 4. Befehlssatzarchitektur:

1 P.

Unter Befehlssatzarchitektur versteht man die gesamte nach außen sichtbare Architektur eines Prozessors. Sie bildet die Schnittstelle zwischen Software und Hardware und ermöglicht so eine vollständige Abstraktion der Hardware.